EF497 - eurofach electrónica

ELECTRONICA DE SEGURIDAD 18 Frecuencia del reloj maestro: La frecuencia de este reloj no sólo controla las tasas de conversión, sino que también establece las frecuencias de entalla de los filtros digitales de 50/60 Hertz (Hz). Un registro interno del AD7124 permite al procesador complementario cronometrar y, por tanto, comprobar la precisión del reloj maestro. Características adicionales: El AD7124 incluye un sensor de temperatura, que también se puede utilizar para controlar la temperatura del molde. Ambas versiones tienen una clasificación de descarga electrostática (Descarga electrostática) de 4 kilovoltios (kV) para un rendimiento robusto, y ambas están alojadas en un receptáculo LFCSP de 5 x 5 milímetros (mm) adecuado para diseños intrínsecamente seguros. Debido a la complejidad interna, la sofisticación y las funciones avanzadas de autocomprobación de los AD7124-4 y AD7124-8, tiene sentido disponer de un medio para ejercitar y evaluar los CI. Para ello, Analog Devices ofrece un par de placas conectadas: la placa de evaluación EVAL-AD7124-4SDZ para el AD7124-4 (Figura 5) y la placa de interfaz/ plataforma de demostración del sistema EVAL-SDP-CB1Z SDP(Figura 6). El primero es específico del AD7124-4 y funciona conjuntamente con el segundo, que proporciona comunicación con el PC del usuario y el software de evaluación a través de un enlace USB. La disposición de evaluación se apoya en el software AD7124-4 EVAL+, que configura completamente la funcionalidad del registro del dispositivo AD7124-4 y ejercita el CI. También proporciona análisis en el dominio del tiempo en forma de gráficos de forma de onda, histogramas y análisis de ruido asociado para la evaluación del rendimiento del ADC. TRANSICIÓN A UN DISEÑO FUNCIONALMENTE SEGURO Es importante tener en cuenta que los modelos AD7124-4 y AD7124-8 no tienen clasificación SIL, lo que significa que no han sido diseñados y desarrollados siguiendo las directrices de desarrollo definidas por la norma IEC 61508. Sin embargo, si se comprende la aplicación final y se utilizan adecuadamente los distintos diagnósticos, puede evaluarse su uso en un diseño SIL. El camino hacia la certificación Route 1S tiene múltiples consideraciones para analizar y abordar los fallos, que pueden ser sistémicos o aleatorios. Los fallos sistémicos se deben a defectos de diseño o fabricación, como una interrupción ruidosa por falta de filtrado en el pin/clavija de interrupción externo o un margen de sobrecarga insuficiente para una señal. En cambio, los fallos aleatorios se deben a causas físicas como la corrosión, el estrés térmico o el desgaste. Una preocupación importante es el llamado fallo peligroso no detectado, que se aborda mediante múltiples técnicas. Para minimizar los fallos aleatorios, los diseñadores utilizan una o las tres tácticas: • Componentes más fiables y menos estresados. • Diagnósticos que se basan en mecanismos de detección integrados implementados mediante hardware o software. • Tolerancia a fallos mediante circuitos redundantes. Si se añade una ruta redundante, se puede tolerar un solo fallo. Esto se denomina sistema de tolerancia a fallos de hardware 1 (HFT 1), lo que significa que un fallo no puede provocar el fallo del sistema. Figura 5: La EVALAD7124-4SDZ es una placa de evaluación para el AD7124-4. (Fuente de la imagen: Analog Devices) Figura 6: La placa de interfaz EVAL-SDP-CB1Z es un complemento de la placa de evaluación EVAL-AD71244SDZ que proporciona una conexión USB a un PC. (Fuente de la imagen: Analog Devices).

RkJQdWJsaXNoZXIy Njg1MjYx