Tarjeta ‘mezzanine’ para desarrollo de vídeo de automoción APIX con FPGA de Intel
Inova Semiconductors, empresa representada en España por Anatronic, anuncia la disponibilidad de una nueva tarjeta ‘mezzanine’ de alta velocidad para placas FPGA Intel Cyclone V.
Creada conjuntamente por Inova e Intel Programmable Solutions Group, esta tarjeta transceptora permite a los ingenieros preparar el hardware rápidamente para test y desarrollo de sistema con la interfaz de vídeo de automoción APIX2.
Se puede conectar a cualquier tarjeta FPGA de Intel con un conector 'High-Speed Mezzanine Card' (HSMC), que posibilita el desarrollo de sistema con FPGA y 'System-on-Chips' (SoCs) de Intel.
APIX2 es una tecnología ‘SerDes’ (serializer/deserializer) de la representada de Anatronic para tareas de comunicación de vídeo y datos en vehículos. Ofrece una transmisión de datos diferenciales de alta velocidad sobre un cable de par trenzado quad (QSTP), con ancho de banda de hasta 3 Gbps. Se trata de la segunda generación del estándar ‘Automotive Pixel Link’ (APIX), ideal en aplicaciones de pantallas y cámaras para la industria del automóvil.
Capacidades de producto
La APIX2 High Speed Mezzanine Card puede transmitir simultáneamente múltiples señales de vídeo digital, así como tráfico de datos Ethernet bidireccional de 100 Mbps y datos de control SPI, sobre construcciones de cable APIX dentro y fuera de una FPGA.
Los dos dispositivos receptores Inova INAP375RAQ on-board aceptan flujos de vídeo con resoluciones de hasta 1600x600 píxeles y ratios de refresco de hasta 100 Hz. Su interfaz de vídeo flexible se puede configurar para gestionar uno o dos flujos de vídeo cada uno, lo que dota de un total de hasta cuatro flujos de entrada de vídeo.
El transmisor, por su parte, puede enviar vídeo de 18 o 24 bit con una resolución de hasta 1600x600 píxeles, profundidad de color de 24 bit y ratios de refresco de hasta 100 Hz para un display que use la interfaz de vídeo digital 'OpenLDI'.
El puerto RJ45 10/100 Ethernet de la tarjeta permite enviar y recibir tráfico de datos sobre el enlace APIX2 del transmisor y del receptor vía una ‘Media Independent Interface’ (MII). También se puede emplear a la hora de enviar tráfico de vídeo IP sobre los enlaces APIX2.
En aplicaciones con cámaras, estas se pueden alimentar remotamente a través de 'Power over APIX' (PoA) utilizando el regulador de potencia de la tarjeta.
Características adicionales
El dispositivo transmisor APIX2 incluye un conector HSD (High Speed Data) para un cable QSTP y una interfaz LVDS vía el conector HSMC desde la FPGA.
Cada dispositivo receptor también cuenta con un conector HSD para un cable QSTP. Existe una interfaz de vídeo paralelo de cada receptor al FPGA a través del conector HSMC.
La nueva tarjeta también se caracteriza por incluir un puerto SPI y un pin status conectado al FPGA.